在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2616|回复: 9

[求助] Verilog HDL编写

[复制链接]
发表于 2013-11-7 23:05:01 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
现在正在学习Verilog,编写代码练习的时候刚开始用到的是Quartus 10.1 软件,但是由于是破解版的缘故吧,只能编译查看是否有语法的错误,但是想要综合时不能成功,也不能查看代码对应的实际电路模型、门级网表以及仿真时间什么的,因此想求助一下Verilog编写软件,最好除了能够查看编写的语法错误外能够查看具体电路模型、每一条语句的仿真执行时间等等,希望简单介绍下主流软件是什么啊?谢谢各位大神了!!!!!!!!!!!!!!
发表于 2013-11-8 13:32:37 | 显示全部楼层
刚开始写就别用quartus了,找个仿真工具,windows下最好用的是modelsim。除了语法检查还可以看波形。如果要看电路结构,就装个synplify,我出道时就是靠这两个工具上手的。
 楼主| 发表于 2013-11-8 13:51:13 | 显示全部楼层
回复 2# surge


    Modelsim不是只能查看波形?还能检查语法错误什么的?
  那还得编写testbench吧?
发表于 2013-11-8 13:58:09 | 显示全部楼层
回复 1# 风展位


   其实你说的功能Quartus都是可以实现的,编译只是简单的把综合、布局布线、ASM生成、时序分析、SDF生成几个功能组合到一起了,另外装个ModelSim是必须的,话说如果连Quartus的破解都弄不好就别尝试synplify了
发表于 2013-11-8 13:59:51 | 显示全部楼层
回复 3# 风展位


   你要想仿真成功,语法必须是正确的,但modelsim不能检查你的语法是不是可综合的
 楼主| 发表于 2013-11-8 14:00:01 | 显示全部楼层
回复 4# 504472832


    大神批评的是
发表于 2013-11-8 14:01:34 | 显示全部楼层
本帖最后由 504472832 于 2013-11-8 14:09 编辑

回复 6# 风展位


   我也是个新手,不过是曾经被synplify的破解弄的蛋疼
   其实下面说的任何一个工具都能满足你的需求,看你的方向是什么:

FPGA:
    Altera:Quartus+(synplify/precision)+ModelSim/QuestaSim
    Xilinx:ISE+(Synplify/Precision)+ModelSim/QuestaSim
ASIC: DC+PT+VCS/NCSim


   当然工具什么的是次要的
发表于 2013-11-9 10:40:15 | 显示全部楼层
回复 3# 风展位


    对啊,做逻辑一定要写testbench的啊。除非你足够牛,保证不错,直接写完上FPGA
发表于 2013-11-9 11:11:56 | 显示全部楼层
编写testbench是必须,功能仿真使用modelsim的波形显示更直观,另外需要对你的设计进行综合和时序仿真!
发表于 2013-11-9 11:15:47 | 显示全部楼层
直接写程序就是了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-19 09:07 , Processed in 0.030727 second(s), 11 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表