|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
本帖最后由 jacobshen 于 2013-11-1 12:45 编辑
公司目前做的芯片后端交由兼职的工程师做,反馈回来的一些信息,自己之前只是听说过名词,并不了解细节,故特来请教
对方问题1:通常为增强芯片抗干扰能力会在其IO区域(加5.0V de-cap) 和core区域 (加1.8V de-cap)加入一些de-cap cell,但是目前给的IO lib和standard-cell lib中没有de-cap cell。
请确认是否需要在IO区域和chip-core区域加de-cap cell?
如需要加,请将IO区域的5.0V de-cap cell 和 chip-core区域的1.8V de-cap cell 的lib发给我
我的问题1:请问这些de-cap cell是不是有专门的lib,要从foundry那边获取?
对方的问题2:如果tape out之后发现有chip有bug,需要作微小电路逻辑修改,就需在设计阶段预先加入一些dummy cell,俗称ECO cell
1. 请问是否需要在layout design阶段加入ECO cell? (如果你现阶段可以确保design没有bug的话就可以不加)
2. 如果需要加请将ECO cell的lib发给我。
我的问题2:类似于问题1,这些dummy cell 是不是也是专门的库,还是只要从standard cell中选择一些常用的cell就可以了,比如and,nand,nor。。之类的。。。
谢谢! |
|