在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2092|回复: 4

[求助] DC的时钟问题

[复制链接]
发表于 2013-10-23 16:47:19 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
问题一: OPIAX`(2X1X$)SV7$HSFE`3.jpg 1、为什么说output就是clka出来的。2、时钟周期是怎么定的。


问题二:如何理解:
两个时钟周期均为 2ns 的时钟 clkA,clkB,若之间存在异步路径长度为 1.9,则未加约束时slack=0.1,若将他们分别改为 1.99ns 和 1.98ns,则 slack=-1.88ns
发表于 2013-10-23 23:10:56 | 显示全部楼层
问题一:人家就是这么设计的,没有为什么
问题二:如果时钟周期分别是1.99,1.98,它们之间的最小时间间隔可能就是0.01,(有待验证,大概这个思路)

更正你的说法,“未加约束时”,应该没有时序,也没有slack。
虽然我知道你想说什么,但是还是希望描述准确。
 楼主| 发表于 2013-10-24 09:47:21 | 显示全部楼层
回复 2# 陈涛

谢谢版主!!就是说时序是在加完约束后他才存在的。我是看了一篇论文,里面讲到了异步路径的问题,不他理解里面的说法。 A`IDB7IBQSEW4PSB_$WM5OI.jpg
发表于 2013-10-24 11:02:14 | 显示全部楼层
問題一:
你可以想像my_block是你的chip,my_block前面想像成是A公司的chip,my_block後面想像成是B公司的chip,如果這些chip都在電路板上大家是共用同一個clock.
這個clock period不用管怎麼定因為題目沒說但要注意這個clock period訂下去去是合理的嗎?看這個constraint這個clock period很OK
問題二:
我看不懂你要問的問題所以抱歉啦,或者你可以用英文翻譯一下嗎?
 楼主| 发表于 2013-10-24 15:35:38 | 显示全部楼层
回复 4# chyauchyau

谢谢!!问题一:可不可以这样理解,来一次clock period要使片上三家公司的chip的时钟要求,所以我们在创建时钟的时候不仅仅考虑自身设计的需要,             还的考虑一起流片的公司的时钟?

问题二:其实是不理解为什么将时钟改为 1.99ns 和 1.98ns后,他的slack=-1.88ns
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-26 08:07 , Processed in 0.023601 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表