在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: liuzhiying1002

[求助] 请教是否该设置Multicycle path

[复制链接]
 楼主| 发表于 2013-10-26 11:27:03 | 显示全部楼层
回复 10# coyboy912


   谢谢coyboy912 这种情况比较好理解,还有一个问题就是比如我一开始贴的那段代码中,Mdo这个信号会接到PAD上,那么寄存器到pad的这一段需要设置multicycle吗?还是该怎么设置output delay?目前来看延时有些大,不满足时序
发表于 2013-10-26 15:55:53 | 显示全部楼层
回复 11# liuzhiying1002
Mdo信号已经是寄存器输出了呀。我不知道你所说的延时有点大是什么意思。
Mdo信号最终也是引到其它芯片的输入端的,还取决于sink那一端是如何使用这个信号的(比如是不是同一个时钟域的)。
 楼主| 发表于 2013-10-28 08:37:42 | 显示全部楼层
回复 12# coyboy912


    延时大指的是MDO这个寄存器的输出到PAD的延时,MDO的输出用的是一个三态的IO,在这个IO本身上的延时比较大,所以用Clk来设置它的output delay之后,就满足不了时序要求了。同事在MDO寄存器的输出到PAD设置了Multicycle path,似乎就好了,不知道这样设置是否合理呢  或者是否可以定义个虚拟时钟,频率是Fclk/50,然后用这个时钟去设置MDO的output delay?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-15 07:50 , Processed in 0.014285 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表