在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1875|回复: 1

有一个关于PCI总线仲裁器的问题请教

[复制链接]
发表于 2007-2-21 22:42:22 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我想实现一种PCI总线仲裁器,基于申请使用总线的申请时间,具体过程如下:在PCI时钟的上升沿采样申请Req_n[5..0],经过循环模块的仲裁后,则产生FIFO的写请求信号和写数据(把该设备的授权信号写入FIFO),根据总线的状态(总线的状态由frame irdy这两个信号决定)决定何时从FIFO中读出数据,也就是真正授权该设备。
   我现在已经把循环模块、FIFO模块和读/写控制模块的VHDL程序编写出来了,并且通过了功能仿真。我现在遇到的问题是采样模块,因为如果某个设备申请Req_n一旦有效,就会保持到从FIFO 中读出该设备的授权信号,这样的话可能会产生连续往FIFO中写入的情况,我的想法是在采样模块中给每一个申请加一个D触发器,如果经过循环模块仲裁后写入FIFO中的是该设备的授权信号(假设设备2申请此时dataout111011),那么此时让D触发器的复位信号有效(把该设备的授权信号dataout[2]和该设备D触发器的复位信号想接),就不会继续往循环模块中采样此申请,一直到从FIFO中读出该授权设备时让D触发器的复位信号无效可以继续采样。但如果对设备2申请采样完之后,在没有从FIFO中读出设备2的授权时,又有其它设备提出申请(如设备4),那么经过循环模块的仲裁后dataout会发生变化(dataout101111),此时设备2D触发器的复位信号无效就会可以继续采样,发生又往FIFO中写入设备2的情况,这样产生了两次写入FIFO 的情况,这是错误的(一次申请只授权一次)。
    求助各位过来人指点,怎样实现在一次申请中只实现往FIFO中写一次。
还有一幅附图(word中所绘)可以直观反映所请教的问题,贴不上来,可在个人邮箱中给各位发送请教
发表于 2007-2-25 22:06:28 | 显示全部楼层
感觉你的模块划分就没有做好,写fifo上出的问题放在读/写控制模块中处理从功能划分的角度来看更合理吧。
实在不行就做个状态机来控制下,只在某个状态上进行写操作

[ 本帖最后由 wice3 于 2007-2-25 22:07 编辑 ]
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-21 13:00 , Processed in 0.036933 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表