在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6825|回复: 30

[原创] ADC SNR 仿真急!

[复制链接]
发表于 2013-8-28 00:35:37 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我现在做了个14BIT delta-sigma ADC 量化器是1位,按照流程将输出直接连到一个FFT的veriloga模块中,为啥出来不是正玄波,而是方波。难道单比特量化,不能这样做仿真吗
发表于 2013-8-28 03:52:55 | 显示全部楼层
问题描述模糊,太不清楚你到底想做什么
按照流程?你这个流程是?
FFT? 你是想看频谱图?
出来的是方波? 你是想看降采样后再滤波出来的波形?
发表于 2013-8-28 03:53:07 | 显示全部楼层
回复 1# wintoborn


   
问题描述模糊,太不清楚你到底想做什么
按照流程?你这个流程是?
FFT? 你是想看频谱图?
出来的是方波? 你是想看降采样后再滤波出来的波形?
发表于 2013-8-28 07:22:45 | 显示全部楼层
sigma delta ADC 基本上 是 analog sigma delta ADC + digital decimation filter : 你的問題可能是輸入信號太大而造成sigma delta modulator overflow , 要經過 decimation filter 運算得到time domain 信號, 應該是analog modulator overflow 你把信號調小試看看 有問題再提出來
发表于 2013-8-28 08:39:37 | 显示全部楼层
你说的是DS-ADC还是DSM,如果是1位量化器的输出不是方波还能是什么
 楼主| 发表于 2013-8-28 09:13:19 | 显示全部楼层
回复 3# feynmancgz


    嗯,就是将1位量化器出来的二进制信号,转换成十进制信号,无法转换。一直是高电平。ADC 的OSR=64,输入信号10K,VDD=0.75,所有的OTA的DC参考电压设置在750mV,共模输入和输出参考电压均在750mV
难道是我的比较器设计有问题。
 楼主| 发表于 2013-8-28 09:18:16 | 显示全部楼层
将二进制转换成十进制后,将得到的波形输出到MATLAB,进行FFT变换
 楼主| 发表于 2013-8-28 09:20:08 | 显示全部楼层
回复 4# 朱立平


    我输入的信号幅度在0.3V,应该不大啊
 楼主| 发表于 2013-8-28 10:03:16 | 显示全部楼层
回复 3# feynmancgz


    问题出在1位比较器,只有1位,要么0,要么1,怎么将这些码进行PSD分析。

    我以前是按照多比特量化来做的,量化器,经过2转10进制变换后,是离散的正玄波。
发表于 2013-8-28 14:41:34 | 显示全部楼层
回复 9# wintoborn


   哦,你是想看这个啊   单比特当然看不到任何正弦波,多比特也不是正弦波,只是有一种正弦的整体上的趋势而已
   你直接将其变为-1和1,原理跟多比特其实完全一样的,然后直接放到calcSNDR函数里不就行了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-7 04:01 , Processed in 0.031947 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表