在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 8790|回复: 12

[求助] 关于calibre自动加VIA

[复制链接]
发表于 2013-8-23 17:57:43 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
大家好,小弟最近做POWER fet,想用calibre自动加via。
我自己写了个小文件,可是为什么出来的gds老是不对?
streamin进去是空的。哪位大仙帮帮忙?

layoutPATH "./powerfet2_line.gds"
LAYOUT PRIMARY "powerfet2_line"
LAYOUT SYSTEM GDSII

DRC RESULTS DATABASE "fill.gds" GDSII _fill

DRC MAXIMUM RESULTS ALL
DRC MAXIMUM VERTEX 199
DRC KEEP EMPTY NO

LAYER met2 10
LAYER via2 14
LAYER pass 11
LAYER met3 15
LAYER via3 16
LAYER met4 17

area_metal = met3 AND met4
area_use = SIZE area_metal BY -0.8
area_protect = SIZE pass BY 7

area_via = area_use NOT INTERACT area_protect

all_via { RECTANGLES 1 2 1 INSIDE OF LAYER area_via }

DRC CHECK MAP all_via GDSII 16 "fill.gds"

发表于 2013-8-26 10:06:52 | 显示全部楼层
通常建  RECTANGLES 的方式是
先佈滿 再扣掉區域外的 和 貼邊的
area_metal = met3 AND met4
area_use = SIZE area_metal BY -0.8
area_protect = SIZE pass BY 7
gen_v34 = rectangles 1 2 1 offset  1  
use_area = area_use not area_protect
all_via  {
inside gen_v34 use_area
}  
DRC CHECK MAP all_via GDSII 16
 楼主| 发表于 2013-8-26 10:26:07 | 显示全部楼层
回复 2# motofatfat
用你的方法成功了。
小弟实在是佩服啊,谢谢大神的帮忙!
发表于 2013-8-26 11:18:28 | 显示全部楼层
高手们,你们是怎么学的?
发表于 2013-8-26 15:40:45 | 显示全部楼层
本帖最后由 HeNavy 于 2013-8-26 15:41 编辑

本人菜鸟一个,请问怎么利用calibre来实现的,求操作步骤,正好急需,谢谢!!!
发表于 2013-8-26 15:44:22 | 显示全部楼层
本人菜鸟一个,请问怎么利用calibre来实现的,求操作步骤,正好急需,谢谢!!!
发表于 2013-8-27 09:55:10 | 显示全部楼层
回复 3# liblueice


    真是恭喜了 , 可以再調整數字 或 其他參數
  讓結果 更合乎你的需求 ,

   我在這裡得到幫助
   也在這裡幫助別人
发表于 2013-8-27 10:12:25 | 显示全部楼层
高手们,你们是怎么学的?
前輩教的 , 去 calibre 學的 , 參考 T 晶圓代工
或是 U 晶圓代工 的 ,學來的
发表于 2013-8-27 10:20:16 | 显示全部楼层
怎么利用calibre来实现的
1.準備電腦軟硬體 含 calibre 軟體 和 一個 ic layout  編輯器
2.一個要用的 rule file
3.run calibre drc 會產生 drc report 和 drc data result
  把 result 輸出的格式 改 成 gds 格式
4.用 要用的 rule file run drc
5.將產生的 drc data result  (gds 格式 ) stream in 到一個新的 library
6.將 top cell instance 到 原 layout
7.完成了,真是恭喜了.
发表于 2013-8-28 14:41:08 | 显示全部楼层
在请教一下,有没有方法金属3和4交叠的地方直接生成via,不用先生成孔阵列,有些线由于偏差没有孔。谢谢~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-3 01:33 , Processed in 0.029470 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表