在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: 王东旭

[求助] 恒流输出晶体管尺寸太大的问题

[复制链接]
 楼主| 发表于 2013-8-22 22:02:42 | 显示全部楼层
回复 10# ygchen2

abuse?滥用?
发表于 2013-8-22 22:06:21 | 显示全部楼层
 楼主| 发表于 2013-8-22 22:11:56 | 显示全部楼层
回复 12# ygchen2

呵呵,这都怪小弟学业不精哈。大神能否对这个问题给点建议?
发表于 2013-8-22 22:19:54 | 显示全部楼层


回复  ygchen2

呵呵,这都怪小弟学业不精哈。大神能否对这个问题给点建议?
王东旭 发表于 2013-8-22 22:11



找本教科书看看威尔逊电流源回路是啥样的,看明白了就知道什么才是威尔逊电流源了。
发表于 2013-8-23 09:42:46 | 显示全部楼层
回复 8# 王东旭


    你这个电流产生是 基准/电阻了。将漏端电压压低,进入线性。
还是不了解你这个电流源用在什么地方,是做负载呢,还是就是产生一个偏置电流。而且不用电流镜,你怎么将产生的电流去镜像出去,不用电流镜,像你目前的做法就可以用基准和电阻产生20mA的电流,但要将该电流用在其他地方,仍然要镜像。

说白了,看不到全像,你只给我们描述了一角。
发表于 2013-8-23 09:47:28 | 显示全部楼层
刚才看了下图,你是要对基准电流20mA做镜像把,请无视我上面说的,我应该先看下图再说的。
发表于 2013-8-23 10:00:42 | 显示全部楼层
仔细看了下你最开始的描述,按你的意思3个NMOS都是线性区,你用反馈可能不行,需要很高增益的运放,否则环路增益太低,不能起到反馈作用。若按你这个实现,也要将NMOS工作在饱和区。你可以试一试,看NMOS线性区电流镜像精度。op不要用理想的,你用实际的搭以下。你会发现我说的这个问题。

所以你这个也是不行的。你有耗尽管么?
发表于 2013-8-24 10:01:18 | 显示全部楼层
回复 1# 王东旭

你的M2管是LDMOS的吧,要考虑清楚那个占面积,如果是下面镜像管占面积,可以考虑在Ids,W/L, VREF 三个之间折中考虑,如果LDMOS M2比较占面积,这样你就要考虑vref的设定是否合适,影响到你的面积,vref的设定关系到你三个管子的尺寸。属慎重考虑!vref应该在500mv以下,但不能太低,否则下面镜像管面积增加,太大则M2面积增加!此电路最重要的应该是设定好VREF。
 楼主| 发表于 2013-8-26 18:24:24 | 显示全部楼层
回复 17# jiang_shuguo

呵呵,多谢大神这么详细的解答。工作在线性区是作一个极限的比喻,这样比校好说。一般来说M2为高压MOS管,Vref1设为0.3V,所以M1工作在线性区,M2根据VOUT的电压会改变工作区状态。一般M2会工作在饱合区。呵,不有耗尽管。现在考虑有没有单管来实现恒流输出。因为有多个输出通道,所以下图的方法也不行,因为只能外接一个电阻来调节输出电流。 绘图2.jpg
 楼主| 发表于 2013-8-26 18:28:11 | 显示全部楼层
回复 18# liuxufeishuang

嗯,Vref的设定是关键。现在是想找出一种更省面积的方法。最近几天查找了输出用两个MOS管的方法,都无法省面积。不知有没单个MOS管的恒流方案。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-15 14:43 , Processed in 0.030661 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表