在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6796|回复: 3

[求助] CPLD弱上拉问题请教?

[复制链接]
发表于 2013-7-16 23:34:50 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
望各位大侠和美女不吝赐教,谢谢!

把ic芯片的输出同时连接到CPLD输入管脚( altera公司 MAX2 EPM240T100C5N )和DSP芯片的GPIO输入管脚上,该输出信号忘记接上拉电阻了,导致我CPLD下载程序后,ic芯片的输出电平由高电平变为了低电平。CPLD芯片不下载程序时,IC芯片的输出是高电平。我希望得到的结果是维持ic芯片的高电平不被拉低。
我试图在CPLD输入管脚设置弱上拉,该问题基本解决,但是我在不断上电重启过程中,发现有时候该管脚还是会变成低电平。
CPLD的输出管脚比较多,我设置的电平模式都为lvcmos33电平,输出驱动电流设置,8mA。
像请教一下,通过什么方法,不让他上电有时候被拉低呀?谢谢大家!

我觉得或许修改CPLD的输出管脚电平模式,或驱动电流会有所改善,但是我不知道设置什么电平会好点!  谢谢
发表于 2013-7-17 06:22:40 | 显示全部楼层
把它赋值成高阻试试
发表于 2013-7-17 09:12:07 | 显示全部楼层
lz得首先看下手册,这个片子在程序下载期间的管脚状态
发表于 2013-7-17 10:19:40 | 显示全部楼层
这个上电拉低是不是因为外部的器件把管脚拉低的?
或者cpld的管脚接成3态: assign a = (dir) ? 1'b1 : 1'bz ; 通过dir控制输出为高电平或者为高阻态。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-28 00:40 , Processed in 0.028381 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表