在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1978|回复: 3

[求助] altera的芯片为什么仿真通过下载后就异常

[复制链接]
发表于 2013-7-16 10:30:14 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
以前常有xilinx的芯片,进来使用了cyclone3 ep3c25-326-8的芯片。做了一个24口串口转网络的项目。

遇到很奇怪的现象,我例化了4个串口模块,数据收正确;
然后例化了24个模块,结果第5 第6就出异常了,其他正确。

然后就调整了fitter的参数,选择 standard effort,和时序优化的 all conner选项,然后就好了。

我曾一度怀疑是时序问题,但是串口时序要求不高啊,19200,使用40M时钟,降低数据频率到9600也没有改善。

非常惧怕不知不觉的成功,因为,这样,往往不知不觉就失败了。


我使用x公司的做过64个模块的例化,频率比这个高多了,但是也没有说某个异常的现象。

请高手指点,谢谢!
发表于 2013-7-16 10:45:58 | 显示全部楼层
应该是逻辑走线太长了,altera芯片是大颗粒架构,走线太长容易出现时序不满足问题,而xilinx在这上面因小颗粒架构很有优势。
发表于 2013-7-16 10:55:25 | 显示全部楼层
再低也要时序约束
 楼主| 发表于 2013-7-17 22:22:26 | 显示全部楼层
tangkuan660
说的有道理。
感觉x公司的比a公司的用的方便啊。
一分钱一分货。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-19 06:00 , Processed in 0.016711 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表