在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2575|回复: 3

[讨论] 关于栅源电压与漏源电压对夹断区宽度的影响的问题

[复制链接]
发表于 2013-6-14 17:01:37 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
《模拟电路版图的艺术》一书中第126页提到:“高栅源电压增大漏极电流,加宽夹断区宽度”,是否存在错误?是不是应该是高漏源电压才对?高栅源电压能做到加宽夹断区的宽度吗?
发表于 2013-6-14 17:33:23 | 显示全部楼层
我是来看头像和签名的~
 楼主| 发表于 2013-6-19 15:54:33 | 显示全部楼层
谢谢,我明白了,书上的这句话是没有错误的。
以在饱和区的NMOS管为例,当栅源电压不是很高的时候,沟道内与栅极电压相等的那点(假设是G点)接近源端,因此夹断区很宽。随着栅源电压升高,G点往漏端移,夹断区随之变窄;当栅源电压升高到一定程度,漏电流增大到使在沟道内的电阻产生的电压不可忽略的时候,G点反而向源端偏移,夹断区就会变宽。不过后一步夹断区的变化应该是没有前一步夹断区变化明显。
发表于 2013-6-19 18:56:39 | 显示全部楼层
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 19:32 , Processed in 0.025837 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表