在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5296|回复: 6

[求助] 多个fpga共用1个配置flash的问题

[复制链接]
发表于 2013-5-30 22:27:56 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如果我有2或多个FPGA,所用的bit文件是一样的。我是不是只需要一个配置flash,装一份bit内容?
1个fpga配成master,其他的配成slave,
master送出clk到配置flash,同时给其他slave就可以?
发表于 2013-5-31 12:43:56 | 显示全部楼层
你说的这种做法应该行不通,一般是在flash里面存储多份配置文件,第一份给第一个芯片,第二份给第二个芯片。两个芯片以菊花链的方式与flash连接起来,altera 和xilinx都支持。
如果flash的容量比较小,上面的做法就比较麻烦了。

如果你只想存储一份配置文件来配置多个FPGA芯片,那么你只能增加一个master(比如arm)读flash,FPGA都配置成PS模式,用arm配置每一个FPGA
 楼主| 发表于 2013-5-31 16:41:05 | 显示全部楼层
增加一个arm那是太麻烦了。
我是想省下配置多个flash的时间,还有几个flash的钱。
因为fpga内容都一样,没必要一个一个配置吧,也没有必要存在好几个flash里面。
我想把flash输出送到master,同时也送到slave fpga,就可以。
对slave来说,他们只要接受clk以及data就可以了。
没必要知道外面是fpga做master,还是arm做master
发表于 2013-5-31 16:56:04 | 显示全部楼层
Virtex-5 FPGA Configuration User Guide.pdf (3.1 MB, 下载次数: 61 )

有办法了,见附件的43页
 楼主| 发表于 2013-5-31 17:22:37 | 显示全部楼层
多谢。还真的可以。
不过他说了必须要
Ganged serial configuration is specific to the Platform Flash XCFS and XCFP PROM
only.
其他的spi flash不行?
 楼主| 发表于 2013-5-31 17:26:58 | 显示全部楼层
还有clk布线有点复杂
发表于 2015-3-21 00:00:39 | 显示全部楼层
什么东东,看看哈~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-28 17:58 , Processed in 0.030060 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表