在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: xuleiwx

[资料] Analog Circuit Design (Structured Mixed-mode Design, Multi-bit Sigma-delta...

[复制链接]
发表于 2016-6-6 15:21:17 | 显示全部楼层
thanks
发表于 2018-3-14 12:04:09 | 显示全部楼层
Analog Circuit Design (Structured Mixed-mode Design, Multi-bit Sigma-delta Converters, Short Range RF Circuits)
发表于 2018-3-14 12:05:25 | 显示全部楼层
Analog Circuit Design (Structured Mixed-mode Design, Multi-bit Sigma-delta Converters, Short Range RF Circuits)
发表于 2018-3-14 12:37:33 | 显示全部楼层
Model engineering in mixed-signal circuit design
发表于 2018-3-14 12:40:45 | 显示全部楼层
MOST RF Circuits, Sigma-Delta Converters and Translinear Circuits
发表于 2018-3-14 12:41:44 | 显示全部楼层
MOST RF Circuits, Sigma-Delta Converters and Translinear Circuits
发表于 2018-3-14 12:42:24 | 显示全部楼层
F Circuits:  Wide band, Front-Ends, DAC's, Design Methodology and Verification for RF and Mixed-Signal Systems, Low Power and Low Voltage
发表于 2018-3-14 12:43:08 | 显示全部楼层
F Circuits:  Wide band, Front-Ends, DAC's, Design Methodology and Verification for RF and Mixed-Signal Systems, Low Power and Low Voltage
发表于 2018-3-14 12:43:55 | 显示全部楼层
F Circuits:  Wide band, Front-Ends, DAC's, Design Methodology and Verification for RF and Mixed-Signal Systems, Low Power and Low Voltage
发表于 2018-3-14 12:55:33 | 显示全部楼层
A 3.3-V 12-b 50-MS per s A-D Converter in 0.6-mm CMOS with 80-dB SFDR
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-6-26 18:10 , Processed in 0.077485 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表