在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: zhengjq01

[讨论] matlab 在IC设计中的作用

[复制链接]
发表于 2013-5-14 12:15:53 | 显示全部楼层
回复 7# 蓝翔


    Simulink里,用相位造clock,相位里可以加噪声,变成jitter
    若是用mfile来写,randn同样可以给相位加高斯分布的noise,变成高斯分布jitter
发表于 2013-5-14 13:00:31 | 显示全部楼层
回复 11# mcgrady


        人家不知道的是如何引入jitter到verilog-A模型里面
发表于 2013-5-14 18:48:04 | 显示全部楼层
回复 12# jiang_shuguo


    看错了!
发表于 2013-5-14 20:25:12 | 显示全部楼层
回复 13# mcgrady

呵呵,你也做过SD—ADC?还是你CML也建模jitter的影响?
发表于 2013-5-14 21:08:35 | 显示全部楼层
回复 14# jiang_shuguo


    惭愧,皮毛都没学完,也没做过
发表于 2013-5-15 21:17:32 | 显示全部楼层
cadence一直想推他家自己的的AMS流程
工具箱没有matlab那么功能强大
但是胜在可以不停的在model于schematic之间来回替换
而且可以用wreal,事件触发,不用像verilog-a那样进行迭代求解,速度快不少
不过入门门槛感觉比用matlab高不少
发表于 2013-6-10 00:19:08 | 显示全部楼层
matlab可以与spectre混合仿真。网大把教程的。
有时候这些事情干起来,总觉得不像个模拟工程师,费太多精力在工具的使用上了。但是又没啥办法。
verilogA对系统的描述比较弱,对行为级的描述还可以。matlab很好,很强大,都懂得。
发表于 2013-6-23 02:33:55 | 显示全部楼层
ic设计中许多电路都是有数学的理论基处的,matlab就是用来初步验证这些理论的。
若光是理想的数学理论都不对了,还谈什么后续的电路设计。
而且matlab中还可加入许多电路中可能遇到的非理想因素进行仿真,最后设计电路时
再根据matlab中对各个电路的参数要求来设计可大大结省电路设计的时间。
发表于 2014-6-30 19:47:53 | 显示全部楼层
HAODONGXI,KANKAN
发表于 2015-1-9 12:40:15 | 显示全部楼层
非常长知识啊
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-28 19:10 , Processed in 0.027924 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表