在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7504|回复: 7

[讨论] ALTERA的DDR2 ip的定制问题(local_init_done)

[复制链接]
发表于 2013-4-27 09:40:01 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我用的是CYCLONEIII的芯片,定制DDR2 IP核,之后直接用SINALTAP进行信号抓取,发现无法读写的原因是local_init_done 一直为低,就像XILINX里的phy_init_done信号一样的,要等该信号为高才能对芯片读写,但不知为什么该信号就一直为低,请哪位用过的赐教,说一下接口信号的注意点,谢谢 !
(个人还是觉得XILINX的比ALTERA的要好的多,无论是文档编写,还是内部IP核。)
发表于 2013-5-1 17:37:08 | 显示全部楼层
真的xilinx好吗?
 楼主| 发表于 2013-5-2 09:18:28 | 显示全部楼层
在无法解决的情况下,将所有可能的情况试了一下,发现在生成IP核之后,先用自带的<variation自己定制的名字>_example_top设为顶层模块,然后下到板子上,发现local_init_done在给一个全局复位信号后终于为高,这样之后再用自己的顶层模块发现就可以用了,太奇怪了,不过也许就是这样。大家试一下,看看是否有效。已经试了两遍,都是这样,只要先用自带文件下到板上然后再用自己的就可以了。
 楼主| 发表于 2013-5-2 09:21:49 | 显示全部楼层
回复 2# hbyu


    个人感觉XILINX公司的文档编写的清晰明了,且网站上的资源也很好,其中的IP设计接口较为容易理解,符合方便用户的理念。ALTERA的文档就感觉杂乱无章,一股脑的都往上写,不易查找有效信息。在一些大企业可能XILINX的技术支持也很多。
发表于 2013-5-2 13:02:16 | 显示全部楼层
altera的DDR core需要约束,你在生成CORE 后先综合,然后执行下CORE 的*pin_map.tcl应该就OK啦
发表于 2013-5-3 01:14:40 | 显示全部楼层
肯定要给复位信号啦,
复位结束若干时钟周期(忘了)后 local_init_done 才会变为高电平
发表于 2013-9-11 14:38:08 | 显示全部楼层
您好!我最近在使用cyclone III 调用ddr2的IP,生成的<variation自己定制的名字>_example_top在fitter这一步过不去,怎么回事?求指导,谢谢
发表于 2018-12-19 14:19:22 | 显示全部楼层
学习中。。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-1 20:36 , Processed in 0.025488 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表