在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4359|回复: 3

[求助] 关于用FPGA对时钟数据恢复电路(CDR)的验证

[复制链接]
发表于 2013-4-25 18:42:18 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
想用Cyclone iv对用verilog编写的cdr电路进行验证,cdr电路采用的是盲过采样的方式实现的,4倍过采样,1/2速率,就一个单独的程序,用quartus与modelsim联合后仿没有问题,但是如果用FPGA验证的话,程序下载之后,不能再用testbench加需要恢复的数据了,那么这个数据应该怎么加进去然后测试cdr的正确性呢,求大神门指点下。
 楼主| 发表于 2013-4-25 21:41:59 | 显示全部楼层
自己顶下先
发表于 2013-4-26 09:11:44 | 显示全部楼层
有几个方法:
1. FPGA内部自己产生一组数据
2. 用RAM/ROM把原来的数据存放进FPGA
3. 外部输入数据
发表于 2013-5-13 14:38:35 | 显示全部楼层
看你能恢复的时钟频率了。如果频率较低,比如100来M,当然可以使用内部逻辑产生串行数据咯,比如搞几十个移位寄存器,首位相接,给一个固定的初始数据。如果频率较高,就不好弄了,不过你的频率肯定不高。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 18:29 , Processed in 0.033322 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表