在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3239|回复: 4

[求助] 关于bandgap设计的一点讨论

[复制链接]
发表于 2013-4-4 13:38:37 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x

小弟做BG有些疑问,希望大神们多多指教。


1.BG
最后的滤波电路的带宽跟系统指标有什么联系。比如一个12bit 100M 采样率的ADC,它所用到的BG的滤波带宽该是多大?还是说跟带宽内所积分的噪声有关,以及PSR的要求?


2.BG
中的运放的DC gain取多少合适?如果放在12bit100MhzADC里,DC gain跟这个12bit应该没有关系吧?是不是只是考虑DC gainPSR的影响?


3.Razavi
中文版P318提到反馈极性的问题,大家通常是用环路分析法(正反馈一个环,负反馈一个环)还是用return ratio的方法?优缺点呢?另提到BetaP = 0.5*BetaN,以便电路在有大电容负载时的瞬态响应还能保持良好的性能,这点我很疑惑,不明白,是跟自控原理有关吗?

发表于 2013-4-5 09:40:44 | 显示全部楼层
1. 对就是REF噪声和PSR的要求,具体可以早早TI的OPAMP for everyone看看,里面有ADC系统噪声分解的例子(虽然有错误)
2.DCgain不重要,而且DC GAIN也只能管到DC频点的PSR,这个没人关心的。
 楼主| 发表于 2013-4-5 11:44:54 | 显示全部楼层
回复 2# ericking0


   你好。    我还有一个疑问,如果对PSR比较在意,比如我们在某个带宽内关心PSR,一般是看这个带宽内PSR最低会低到多少。
    我想知道如果一个12bit的ADC,在带宽内我们所关心的PSR最低该是多少?是不是看电源的抖动被PSR所衰减后,对0.5LSB的影响?
    如果电源很干净,是不是这个PSR最差只要有个20dB就可以了?
    如果这个模拟电源同时连接了一些I/O PAD,有SSN的时候,假设这个SSN经过傅里叶分解后在带内产生了很多谐波,最大的幅值有0.5V,那我们在这个最大幅值的频率点处的PSR必须能把0.5V衰减到小与0.5LSB?
    谢谢!
 楼主| 发表于 2013-4-7 09:48:04 | 显示全部楼层
回复 2# ericking0


   再次mark一下,求指导
发表于 2013-4-8 07:38:02 | 显示全部楼层





电源上的纹波,无非50Hz工频,100K~3M的开关电源开关频率,以及数字电路翻钻电流在bonding wire上的drop这几种来源。  
要减小纹波的影响,无非减小纹波本身和增大PSR两种
如果你的带内有500mV的spur的话,我倒是觉得不是PSR提高的问题了,而是纹波本省就太高了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-10 04:14 , Processed in 0.022593 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表