在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 8894|回复: 17

[求助] 一个简单的latched comparator电路图,大牛指导啊

[复制链接]
发表于 2013-3-27 11:16:01 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x

latched comparator

latched comparator
对于这个电路的工作原理,我这样认为的,当latch高电平时,由于diode-connected mos管的加入,是的comparator的整体增益变大,出现输出的高电平,latch低电平时,comparator只是一个普通的amplifier,增益较小,输出较低电平,不知对不对啊,latch是有什么控制呢,大牛指导啊
 楼主| 发表于 2013-3-27 11:28:07 | 显示全部楼层
回复 1# caoweidong


   顶一个,大牛啊
发表于 2013-3-27 13:24:10 | 显示全部楼层
本帖最后由 smartbear_06 于 2013-3-27 13:29 编辑

Latch为低的时候,就会关死一边的直流通路,正反馈就把原来0到diode电压拉到0-vdd之间,输出的摆幅就增大了,正常比较时Latch为高,可以理解为把负反馈也加入进来,降低增益,不然输出节点就被正反馈一直拉住动不了了。
发表于 2013-3-27 13:58:05 | 显示全部楼层



我也觉得diode通后,output摆幅反而是被钳住了。
 楼主| 发表于 2013-3-27 14:25:21 | 显示全部楼层
回复 3# smartbear_06


   还是不太懂啊,latch是由什么控制呢,所谓比较器,reference在哪里啊,可以说的再具体一点吗
 楼主| 发表于 2013-3-27 16:52:30 | 显示全部楼层
回复 5# caoweidong


    顶一个
 楼主| 发表于 2013-3-28 11:19:12 | 显示全部楼层
顶一个啊
发表于 2013-3-28 11:27:28 | 显示全部楼层
回复 5# caoweidong


   这是一个动态比较器,latch就是时钟信号,只有当时钟为高电平时,比较器才比较。看下allen的书吧,比较器那章有类似结构;   比较器的基准就接两个输入端的任意一个就行了呀。
   不过你的电路是不是没有加复位结构?如果没有复位结构那这个比较器就会产生迟滞的效果。
 楼主| 发表于 2013-3-28 14:56:33 | 显示全部楼层
回复 8# xi8meng


    您说的很对,这表现为一个迟滞比较器,您说的复位结构是指得什么啊?我好好看看allen那章节,貌似有讲,谢谢了
发表于 2013-3-28 21:28:19 | 显示全部楼层
标记一下,感谢各高手
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-1 07:47 , Processed in 0.034190 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表