在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6107|回复: 7

[求助] dc topo模式综合结果比普通模式差是为什么

[复制链接]
发表于 2013-3-25 15:41:38 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近在综合一个东西,综合时钟是100MHz,用的dc 2010版综合。
现在用普通模式compile_ultra已经能综合出没有set up timing violation的net了。
但是如果改用topo模式,完全一样的rtl,一样的约束,
就加上了milky way和tluplus,不加floorplan,
综合出来的结果,面积更大了,而且有一大堆set up timing violation。
有些violation数值还挺大的,能到-3.x ns。

想请教一下,这样的现象正常吗?
为什么两者结果会相差这么多?
是不是有什么没设对啊?
发表于 2013-3-25 21:27:56 | 显示全部楼层
用DCT 综合最好带上准确的floorplan, 否则结果不准确。
 楼主| 发表于 2013-3-25 21:41:32 | 显示全部楼层
回复 2# muylor


你的意思是,先用topo模式综合一版,不管timing问题,直接去做floorplan?
还是用目前没问题的普通模式综合的结果,做了floorplan再用topo综合?

我看dc的官方培训材料上,用来做floorplan的那一版,也是用topo模式综合的。
发表于 2013-3-26 09:13:07 | 显示全部楼层
回复 3# orlye


    其实用哪个结果都可以做floorplan,如果用DC的结果做,就需要在ICC中建库等流程来完成;
如果用DCT结果来做FP,就可以再DC(GUI)中直接打开FP的窗口来摆放模块位置。
发表于 2013-5-9 21:51:25 | 显示全部楼层
是不是Core Area设的太大?DC的Coarse Placement算法会铺满整个区域,如果区域设置过大线延时就会很差。可以在Design Vision新开Layout窗口看看最差路径Floorplan上是怎么走的。
 楼主| 发表于 2013-5-9 22:17:19 | 显示全部楼层
回复 5# Timme


    谢谢。从来没用过dc的gui。看来topo模式还是要用的。明天我试一下。
发表于 2013-12-16 11:34:58 | 显示全部楼层
学习学习,
发表于 2019-11-19 09:35:23 | 显示全部楼层
thanks
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-15 22:31 , Processed in 0.021457 second(s), 8 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表