在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3640|回复: 6

[求助] 软启动电路为什么会减小过冲?有什么方法或者paper?

[复制链接]
发表于 2013-3-18 17:46:18 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
对于LDO来说,有人在论坛说软启动电路会延长上电时间,从而减小过冲电压。请问下,这个延长上电时间是延长输入电压的上电时间么?能具体说下一般是什么手段么?或者有什么paper呢?
我个人是用一个延时比较器来实现,但是效果不明显。
 楼主| 发表于 2013-3-18 17:47:05 | 显示全部楼层
新手求助,希望说的细一些。谢谢!
发表于 2013-3-19 04:44:19 | 显示全部楼层
That's still dynamic behavior.
发表于 2013-3-19 17:41:31 | 显示全部楼层
貌似是先断开环路控制用恒流输出,在输出到达一定电压点时,再恢复环路控制。
 楼主| 发表于 2013-3-19 18:11:45 | 显示全部楼层
回复 4# jamesccp 等电压上升到一定程度后再加上去,岂不是也属于快上电范畴?
 楼主| 发表于 2013-3-26 13:36:36 | 显示全部楼层
主要想把启动电路作为一个独立的option
发表于 2013-3-26 13:51:55 | 显示全部楼层
很多系统应用上对于电源电压上电是有要求的,LDO的缓启动在很多芯片设计上,都可以片外编程实现时间调整。如果不带缓启动的LDO,输出电压有过冲,那属于失败范例。片外uF级的电容充电,加之phase margin >70度的设计值,不应该产生过冲才对。
个人见解.......
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-19 09:55 , Processed in 0.022694 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表