在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4913|回复: 6

[求助] 小数锁相环中数字delta-sigma调制器的输入位数能不能可变?

[复制链接]
发表于 2013-3-1 10:17:23 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
从而可以控制小数锁相环的分辨率,比如从16位到20位,那么分辨率相差16倍~请问有同学看到过相关的资料吗?或者说此法不可行,要想改变小数锁相环的分辨率,还是要通过分频器?求指教,不胜感激~
发表于 2013-6-10 10:46:33 | 显示全部楼层
搞出来了吗?最近我也在做小数分频锁相环
发表于 2013-6-11 11:53:47 | 显示全部楼层
分频器不能改变分辨率吧。。。
发表于 2013-7-2 10:25:08 | 显示全部楼层
postdivider 是可以改变输出分辨率的,为什么要改变delta-sigma调节器的分辨率呢?输入位数固定以后,输出分辨率应该是固定了
发表于 2014-5-17 18:03:49 | 显示全部楼层
不懂,等待高人解答吧
发表于 2014-5-20 06:16:57 | 显示全部楼层
回复 1# seu_novak


   可以改变,反正这模块是写verilog然后综合出来的,只要你会写就可以。但我觉得最简单的方法是你就设计一个20位输入的,如果你想看17位的精度时,就输一个17位的数给它,改变第17位看频率变化量, 剩下位数固定为零。
发表于 2014-9-1 09:17:07 | 显示全部楼层
你用RTL实现的时候,就用位数最多来设计,当你用其他位数的时候,直接配置就可以了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 20:36 , Processed in 0.029346 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表