在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3757|回复: 5

[求助] 后仿时异步clock之间的2T同步电路的第1T,怎样设定让它不报unkown

[复制链接]
发表于 2013-1-8 15:38:43 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在进行后仿的时候,遇到这样的情况:
对于两个异步的clock之间的信号传送做了2T的同步处理,这个同步处理的2T的第1T出现了timing violation,
这个violation就依次传送了下去,影响了仿真,但是这个violation我是可以忽略的,
但是为了不影响仿真,我该做什么设定呢? 使用的是ncverilog仿真器
发表于 2013-1-14 11:24:57 | 显示全部楼层
回复 1# wendy.gg.yang


   第一级不做timing check
发表于 2013-1-22 12:42:09 | 显示全部楼层
仿真脚本+no_notifiler ,可以试试看。具体写法你参考ncverilog手册
 楼主| 发表于 2013-1-23 10:45:47 | 显示全部楼层
谢谢~~
发表于 2013-1-23 12:43:46 | 显示全部楼层
回复 3# yl5495


     还有个no_specify是哪个软件的?
求达人普及这种no_xxx选项的知识。
发表于 2013-1-23 13:45:56 | 显示全部楼层



no_specify 应该都支持。这类知识看看工具手册即可。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 11:30 , Processed in 0.026598 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表