在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3750|回复: 9

[原创] 求助:一种无运放的带隙基准电路设计

[复制链接]
发表于 2013-1-5 19:17:29 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本人目前想设计一款没有运放的带隙基准,苦于没有相关资料,望有心人帮助,呵呵
发表于 2013-1-5 21:49:30 | 显示全部楼层
这个应该满天都是,教科书上都有啊!楼主何出此言啊!
发表于 2013-2-20 13:14:27 | 显示全部楼层
本帖最后由 shengjun066 于 2013-2-20 14:45 编辑

bagcap.jpg
如图所述!Vref = Vbe+2*Vt*(8.5/2)ln10=0.7+8.5*2.3*Vt=1.208V.
发表于 2014-3-28 10:50:08 | 显示全部楼层
建议你无运放时尽量用npn(brokaw cell)做,除非0.18um以下的你可以用pnp加电流镜做。
发表于 2014-3-28 19:13:26 | 显示全部楼层
回复 5# jiang_shuguo

这个主要什么原因?
发表于 2014-3-29 19:43:56 | 显示全部楼层
回复 7# semico_ljj


   offset 影响的比例
发表于 2014-3-29 23:49:48 | 显示全部楼层
拉扎维后来的实力分析貌似就有
发表于 2014-5-14 18:09:00 | 显示全部楼层
回复 3# shengjun066


    请问共源共栅电路的偏置电压由什么提供呢
发表于 2016-11-7 16:35:08 | 显示全部楼层
参考《一种无需运放的低温漂带隙基准源设计》,我的仿真出来有二阶温度特性,不知道为什么
发表于 2016-11-7 16:39:32 | 显示全部楼层
好 啊啊啊
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-7 04:14 , Processed in 0.035923 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表