在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2579|回复: 2

[求助] 关于PAD的上电顺序问题

[复制链接]
发表于 2012-12-27 15:06:46 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
数字电路一般PAD分为IO电源和CORE电源,比如TSMC PAD。
是不是可以保持CORE电源常开而IO电源关闭,或者反过来。这样用对PAD本身有什么损害,会导致芯片漏电增加吗?
请有了解PAD结构的大侠帮忙解答一下。
发表于 2012-12-27 15:35:59 | 显示全部楼层
TSMC的pad库里有一个power on pad,可以防止因为上电顺序错误造成都损害,所以可以不用太在乎顺序。
如果没有这种保护电路的话,好像要先core,后pad;断电时,正好相反。
很多年以前遇到的事情,记得不是很清楚了
发表于 2012-12-27 16:34:10 | 显示全部楼层
本帖最后由 Alicezw 于 2012-12-27 16:59 编辑

回复 2# 陈涛


请问陈版主一句,我在SMIC18的IO Databook中看到digital power or ground cell中这样一类cell,叫PLVSSH_POS,对于H_POS的power_class描述是power on sequnence cell。还有一种POS cell,描述为power-on sequnence cell。可不可以这样理解:前者是内嵌顺序上电功能的单元,后者是单独的防止上电错误的单元?那么这些单元一般怎么用呢?
非常感谢您的帮助!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-13 03:14 , Processed in 0.024244 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表