在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 16211|回复: 5

[求助] verilog实现FFT和viterbi算法

[复制链接]
发表于 2012-12-25 22:21:51 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如题,我最近在弄这个,但是发现硬件实现和matlab模拟差别很大,希望有人能够指导一下,谢谢
发表于 2012-12-25 22:23:35 | 显示全部楼层
算法是一样的,只不过硬件是有时序的!可以写个C模型,然后一步一步的细化成verilog实现
发表于 2012-12-26 07:17:07 | 显示全部楼层
以前我在做delta sigma的時候, modelsim 和verilog 可以 one-on-one match
发表于 2012-12-27 09:54:36 | 显示全部楼层
回复 3# richyrichy


    one-on-one match是什么意思?可以说的详细点吗?
发表于 2012-12-27 14:29:22 | 显示全部楼层
写好C代码,直接用C综合器就可以完成,或者在Matlab中建模之后,采用Model Compiler就可以直接输入RTL代码,这也是目前搞算法的设计师经常用的手段
发表于 2012-12-27 22:00:21 | 显示全部楼层
你要用RTL实现维特比算法的话,实现方法可能和matlab会有点不一样。
我不知道你Matlab是怎么做的。
开始回溯以后,Matlab可以每次走回溯深度个地址,译出1个数据,
但硬件实现如果这样做的话,译码速度是1MHz的通信速率也达不到的。
要多看点硬件实现方法的文献。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 23:41 , Processed in 0.025013 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表