在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: caicaixuehua

[讨论] 关于设计sd卡控制器接口时序的讨论

[复制链接]
发表于 2013-1-3 19:39:28 | 显示全部楼层
25M的逻辑   不需要这些
发表于 2015-8-2 11:41:52 | 显示全部楼层
现在也在做SD卡了,我选的是第一种方案,感觉其实SD模式时序,和SPI时序是一样的,-----都是FPGA下降沿设置数据,FGPA上升沿锁存数据;SD卡也是下降沿设置数据,上升沿锁存数据。目前做了CMD6命令,未发现大的BUG,可能后期需要做下约束。
发表于 2015-8-25 16:52:35 | 显示全部楼层
fpga 读取 16G的SD卡第一扇区,数据线一直为高。SD4线模式。CMD17参数为全0.初始化成功,已用ACMD42命令去掉Data3的上拉电阻。在chipscope里看到4位的数据线一直为高,根本就检测不到开始位的‘0’。请问是什么原因啊? 对了,CMD17的响应是0x900.
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-12 14:22 , Processed in 0.016727 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表