在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
123
返回列表 发新帖
楼主: yangbiwen242

[求助] VCO的buffer

[复制链接]
发表于 2015-1-25 09:50:24 | 显示全部楼层
回复 6# semico_ljj


   请问一下,要做一个45G VCO的输出buffer,应该用什么结构呢?   大神有没可以推荐参考学习的关于VCO buffer设计分析的资料?
发表于 2015-1-25 13:03:35 | 显示全部楼层
回复 21# PERRY_C

一般直接用CML buffer吧,load是50欧姆电阻。考虑到不同的probe (GSG, GSSG 或者GSGSG),电路的形式也不同。如果是GSG,那就需要一侧是50欧姆然后连到GSG,另一侧两个50欧姆并联 (其实就是25欧姆) GSSG或者GSGSG就简单了。

驱动pad是直流耦合还是交流耦合需要考虑信号的带宽和spectrum analyzer对待测信号的要求。 Anyway,最后需要满足输出节点的bandwidth可以输出你的信号。


我也见过直接用diff pair直接驱动probe的(就是用probe当做负载,牺牲了匹配性能但是增益功耗和bandwidth都有改善),应该在极高频的时候采用,不过我自己没设计过。


一知半解,见笑了。
发表于 2015-1-25 21:47:22 | 显示全部楼层
45G的话也可以试试自偏置的CS结构,相噪那个好啊~。当然需要考虑buffer的loading对VCO的影响,输入阻抗得小心设计;另外,考虑输出的话可以采用XFMR做匹配的,蛮好。
发表于 2015-1-25 22:33:12 | 显示全部楼层
回复 22# littledavid


   灰常感谢!学习了~
发表于 2016-6-12 19:17:45 | 显示全部楼层
回复 22# littledavid 能推荐几个paper吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 09:41 , Processed in 0.016456 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表