在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2181|回复: 0

[讨论] ICC中关于仿真反标的问题,感兴趣的进来看看~

[复制链接]
发表于 2012-11-5 23:42:16 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 潇湘君 于 2012-11-10 19:07 编辑

我用ICC做的mesh时钟结构,用analyze_subcircuit命令进行仿真并反标。
原本应该由工具一次性完成,但最后一个反标步骤未能完成(这里面也有个头疼的原因),即那个max.times.tcl文件source失败(如果成功的话,这个文件会消失,里面的命令以下划线开头,查不到用法)。
但我认为手动再source一遍生成的反标文件应该也可以。
问题就是,整个命令跑下来,最后生成不止一个反标文件,
包括:1)刚才所说的因为source失败而保留的max.times.tcl;  2)annotations.sdc; 3)max.sdf
工具提示,后两者可用于PT,这些文件的内容我也看了,max.times.tcl是每个节点的latency和transition都指定的,应该只读进它就可以了,于是在下猜测,直接手动source max.times.tcl即可,但事实证明不正确!
在下尝试着按上面的顺序逐个吃进,发现报时序的时钟路径是合理的(即与仿真完毕前报出的summary契合);但反过来,却不正确;单独吃进一个文件,也不正确。
我想问,这三个文件在效果上有什么联系与区别,这些文件是相互覆盖还是按某个顺序继承,或者说,我怎样手动吃进反标文件才是正确的(每次按顺序吃进这些文件是否必要)?

欢迎并感谢各位的发言!!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-18 04:32 , Processed in 0.013043 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表