|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
本帖最后由 saiaoying 于 2012-9-15 19:16 编辑
1. 电路结构如下图所示(点击图片,自动放大)
2. 疑问
该电路图上部分是DSM中两个级联积分器的单端原理图(实际实现是差分的),下部分是第一个差分OTA的开关电容共模反馈电路,为了评估Cs_cmfb Cf_cmfb的大小,需要计算图中矩形虚线框内的开关电路噪声对主电路的影响,或者计算这些开关噪声等效到Vin位置的噪声,不知道如何入手?思路混乱不堪。
3. 很多文献提出:Cs_cmfb Cf_cmfb的最小值主要受限于时钟馈通造成的输出共模电压偏差和电路噪声,所以有“2”中提到的疑问。在jssc vol.40, no.9 sep. 2005 KiYong Nam, ... “a low-voltage low-power sigma-delta modulator for broadband analog-to-digital conversion”
abbr_da94e27baea880e416968c9910188bae.rar
(934.62 KB, 下载次数: 18 )
文献中,Cs_cmfb=1.8pF, Cf_cmfb=3.6pF, 非常让人吃惊,为何他要取如此大的值呢?他们考虑的依据是啥呢?
希望高手指点一下,感激不尽! |
|