在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
123
返回列表 发新帖
楼主: jxyang1005

[求助] 跑LVS是出现错误bad component subtype

[复制链接]
发表于 2015-6-12 16:56:42 | 显示全部楼层
我这边使用华大九天的设计软件aether,两个mim电容,我各分成四个并联,最后识别了6个,其他两个就是无法识别,分别都是四个中的一个,奇了怪了,一样的错误,但是我另外六个都识别了,就这两个无法识别,只不过类型有区别,source name 是cmim,layout中那两个识别的是C5,其他六个通过的我没看到识别成什么类型,那就应该是cmim了,郁闷啊,老师说,删掉呢两个让六个通过后,再加上,正在试。。。
发表于 2015-6-16 08:31:04 | 显示全部楼层
回复 21# xiaoquanic


   确实是网表出了问题,layout中mim电容提取出来类型是C5,而原理图网表中生成的类型是CMIM,将网表中的cmim类型改为C5,lVS就过了,不知道公司的PDK中为什么要这么做,为什么不在LVS检查文件中添加上这些重命名规则,还让设计者自己更改。。。华大九天的软件后仿真还有一系列要更改的模型类型名字,后仿真版图中抽出来的是电容类型是C5,后仿的时候还要进去抽出来的寄生网表中将C5改回cmim,这样才能仿真,还有mos以及电阻二极管的类型都要重新手动修改,做个设计,大量时间花在修改网表上去了,还改来改去。。。
发表于 2015-6-16 10:17:50 | 显示全部楼层
回复 22# xiaoquanic

PDK太烂了吧---哪做的---

还有就是你这种情况,用hspice做设计要快---直接vim开网表,%s/c5/cmim/g不就ok了---直接在网表上改吧---
发表于 2015-6-16 17:39:12 | 显示全部楼层
本帖最后由 xiaoquanic 于 2015-6-16 17:40 编辑

回复 23# kopzinc


   参加的一个比赛,华大九天的aether软件,外加csmc的0.18 0.35PDK,做的是非常头疼啊。。。,是的指导书中给了这些后仿需要修改的命令,后来才看到
发表于 2015-6-19 12:48:25 | 显示全部楼层
受教了
发表于 2017-3-16 14:47:05 | 显示全部楼层
回复 4# liblueice

版图确认无误,于是直接将cdl改了,就不报这个错了
发表于 2024-11-25 15:09:53 | 显示全部楼层
在版图 重新调用这个器件
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-31 05:54 , Processed in 0.019801 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表