在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: zhaow0422

[求助] FPGA 图像处理 测试求助

[复制链接]
发表于 2012-8-11 21:06:05 | 显示全部楼层




   可以把原始数据先保存到文件,然后在仿真过程中通过HDMI接口灌进去。至于DDR3,去micron的网站下载一个ddr3的模型,直接就可以用了。


HDMI时序如果感觉不好做,可以先把接口隔过去,直接灌转接口以后的数据。
 楼主| 发表于 2012-9-3 18:14:18 | 显示全部楼层
回复 5# majia123qwe


   谢谢你的建议。目前我也是这么做的。但是实际操作中还是遇到了一些问题。我的接口是HDMI,我已经参照HDMI spec,模拟出了HDMI时序标准,当DE信号有效时,HDMI灌数据,当我把几帧图像存在reg array里时,从reg 里读出来数据,我想应该需要地址信号吧,那么这个地址信号跟这个DE信号应该怎么配合?望解,感谢。
 楼主| 发表于 2012-9-3 18:15:06 | 显示全部楼层
回复 11# tiangua


      谢谢你的建议。目前我也是这么做的。但是实际操作中还是遇到了一些问题。我的接口是HDMI,我已经参照HDMI spec,模拟出了HDMI时序标准,当DE信号有效时,HDMI灌数据,当我把几帧图像存在reg array里时,从reg 里读出来数据,我想应该需要地址信号吧,那么这个地址信号跟这个DE信号应该怎么配合?望解,感谢。
发表于 2012-9-3 19:41:19 | 显示全部楼层
仿真啊,ddr的部分还是参考一下参考设计
发表于 2012-9-3 22:18:19 | 显示全部楼层


回复  tiangua


      谢谢你的建议。目前我也是这么做的。但是实际操作中还是遇到了一些问题。我的接 ...
zhaow0422 发表于 2012-9-3 18:15




   这是就是内存管理的东西啊 ,把整个地址空间分成几个帧,每次开始写从帧的偏移0开始写,每一拍加1.帧的管理可以自己想办法去管理 。

根据不同的应用可能会有不懂的改变。上面只是一种方式而已,不一定适合你的设计。
发表于 2012-9-4 14:04:35 | 显示全部楼层
HDMI的标准我不太清楚,具体控制信号和数据的格式就需要查资料了。
发表于 2012-9-4 16:03:44 | 显示全部楼层
写一个HDMI主设备模型几乎是不可能的,因此这个系统想写个完整的testbench也是不可能的。
建议如下: 给你的算法模型写个激励,将图像数据直接送入算法模块,即抛开HDMI不去理他,仅测试你自己的逻辑部分,DDR部分几乎所有厂商都有DDR仿真模型,你可以直接在网上下到,这样就能联合仿真了。
发表于 2012-11-13 23:28:29 | 显示全部楼层
可以用systemverilog产生这个矩阵,在队列弹出
发表于 2012-11-14 19:17:12 | 显示全部楼层
没有参照么,C_module?不然你怎么知道你的RTL是否正确
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-13 18:12 , Processed in 0.025521 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表