在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7195|回复: 27

[求助] ddr3布线疑问

[复制链接]
发表于 2012-8-1 18:19:02 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我们打算用stretch公司的s7100开发网络摄像机,我对其中的ddr3布线指导有点看不懂,大家帮忙分析一下
原文是这么写的:
1、Minimun DDR 1.5V plane capacitance of 1150pF with Z of 0.94Ohhms,
我是这么理解的1.5V的电源平面对地的电容不小于1150pF,但是后面那句with Z of 0.94Ohhms如何理解呢?可以理解为电源层的特征阻抗吗?
要是可以理解为电源层特征阻抗的话,如何控制呢
发表于 2012-8-2 18:15:10 | 显示全部楼层
DDR 1.5V电源平面需要最小有0.94欧姆阻抗,电容最小是1150pF平面电容。特征阻抗是对传输线而言的,对于电源那就是阻抗曲线控制这种说法了。
发表于 2012-8-3 15:09:23 | 显示全部楼层
学习了解!
 楼主| 发表于 2012-8-3 15:44:36 | 显示全部楼层
多谢willyeing
发表于 2012-8-11 07:34:38 | 显示全部楼层
xie xie xie xie xie xie xie x ie
发表于 2012-8-15 21:57:31 | 显示全部楼层
解释很清楚
发表于 2012-9-9 20:30:13 | 显示全部楼层
不仅仅是对容性的要求啊
发表于 2013-1-9 17:07:48 | 显示全部楼层
多谢willyeing
发表于 2013-2-24 18:29:47 | 显示全部楼层
指频域下PDN的目标阻抗。
发表于 2013-3-8 15:39:18 | 显示全部楼层
回复 2# willyeing


    应该是最大0.94ohm
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 04:42 , Processed in 0.022336 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表