在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3040|回复: 5

[求助] 关于的问题 inputdeay

[复制链接]
发表于 2012-7-9 14:38:44 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
关于的问题 inputdeay  

一个外部的传感器,电平的转化的参数
Output Rise time :Tr=1.0 us (平均值)
output falling time :Tf=0.3 us (平均值)
将这个传感器的输出信号输入到FPGA,作为FPGA芯片的输入信号;
FPGA内部时钟速度为100M;
那么在设置input delay 的时候,怎么设置以下的参数呢?

cd_extMAX
  cd_altrMIN
  tco_extMAX
  ddMAX
怎么进行估计?通过观察PCB的走线?还是在仿真调试的时候,慢慢修改
以前对波形要求不严格的时候,只是随意的设置了一下,
现在望大家指点一下。
QQ截图20120709142903.png
发表于 2012-7-9 14:46:13 | 显示全部楼层
随便设,或者直接设成1ns/2ns之类,以满足你FPGA片内时序关系为主,

因为这个外来的信号变化太慢了(都快一百倍了),不用去CARE采错的事情,就算有,关系也不大,直接把进来的信号打二拍使用即可。
发表于 2012-7-10 00:11:42 | 显示全部楼层
虽然不明白,但感觉楼上说的挺好的。
 楼主| 发表于 2012-7-10 08:08:56 | 显示全部楼层
回复 2# eaglelsb


    好的,谢谢
发表于 2012-7-10 09:38:37 | 显示全部楼层
回复 3# 603038276

LZ画的那个时序图,一个芯片的输出到另一个芯片的输入,T_co + T_delay+ T_su - T_clk_delay < T, 这个公式是没错,一般情况下我们要满足,但指的是这两块芯片的数据速率是同一个时钟变化的,比如都是100 MHZ,那得< T 10ns,

或者如果前面芯片的输出如果是个快速脉冲,10ns宽度的脉冲的话,那速度的变化也是100 MHZ了,也要满足上面的公式,要不然就采不到了。


但现在前端芯片的输出是高1us, 低0.3 us, 也就是最快的数据变化率也是0.3 us,相当于速度3.3 KHZ,远低于后端的100MHZ,那后面时钟去采这个数据的时候,多采一个周期或少采一个周期,也就是10 ns的误差而已,那看一下误差, 也就是10 ns/0.3us,3%而已, 如果这个信号仅仅是做控制使用的,那就不需要CARE,反正要控制的高、低信号都会来,也不指望这个信号来的时间和长短非常精确。  如果是要用到累积效应的,比如做MPW之类使用,高的时候要相加,低的时候保持不动,最后取平均值的那种,那这个要注意下。再来计算来真正的误差率10 ns/(1us+0.3us),1%而已,也是相对没有啥关系的。
 楼主| 发表于 2012-7-10 13:47:21 | 显示全部楼层
回复 5# eaglelsb


    受教了,谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 09:38 , Processed in 0.022034 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表