在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: shaq

[求助] 请问这电路架构的学名是什么?

[复制链接]
发表于 2012-7-6 00:27:00 | 显示全部楼层
回复 10# 425454832


   那答案是。。?
发表于 2012-7-6 10:04:55 | 显示全部楼层
maybe buffer。。。。。。。。。
发表于 2012-7-6 10:55:21 | 显示全部楼层
回复 11# feynmancgz


    高匹配电流源
发表于 2012-7-6 11:38:01 | 显示全部楼层
回复 13# 425454832


   原理?
发表于 2012-7-6 12:38:05 | 显示全部楼层
回复 4# feynmancgz


    这个LDO下面的电流源提供了零电流负载条件下流过Pass Device所需要的基本电流,这个电流是系统稳定性所需要的,否则Pass Device在零负载条件下完全关断的话,极点移向低频,造成稳定性问题。一般情况下这个电流是由到地的电阻来做的,如果要求低功耗就会费很大的面积,为了省芯片面积并且达到低功耗的要求,用一个可控制的电流源应该是个很好的设计。
发表于 2012-7-6 12:51:53 | 显示全部楼层
回复 15# amodaman


   Soga,Thanks
发表于 2012-7-6 13:43:21 | 显示全部楼层
学名?呵呵,楼主要写论文么?这就是一个buffer啊,电流镜为上面的PMOS提供电流偏置。要说该电路有什么东西值得说的,就是一个series-shunt feedback降低了Rout。
发表于 2012-7-6 13:59:27 | 显示全部楼层
电流镜替代电阻?
发表于 2012-7-6 21:47:39 | 显示全部楼层
回复 15# amodaman


    这个电路的上部分就是用来做电流源的,与LDO没有关系。然后用电流镜强制它,使得两边的电流高度匹配。我们知道,要高度匹配,一般用共源共栅,这在低压环境是很难实现的,这样的设计在低压环境做到了,但是带来了电路的复杂性和稳定性问题。你说的减小芯片面积,是有道理的。
发表于 2012-7-7 00:20:48 | 显示全部楼层
回复:amodaman
这个LDO下面的电流源提供了零电流负载条件下流过Pass Device所需要的基本电流,这个电流是系统稳定性所需要的,否则Pass Device在零负载条件下完全关断的话,极点移向低频为什么??

回复:425454832
高匹配电流镜,那你说说输出基准电流是多大?你看我写的对不对?Vref/R=I1,那电阻是多大?不理解!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-2 06:54 , Processed in 0.021161 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表