在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2755|回复: 4

[求助] 关于时序相位移动九十度的一个问题

[复制链接]
发表于 2012-7-4 19:11:01 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
关于时序相位移动九十度的一个问题
以下是时序约束的一个例子,有个地方不理解,对系统时钟clk_sys进行相位移动90度,有意义吗?一般不是两路信号之间相位才有意义吗.

Example 7–6 shows how to create a 10 ns clock with a 50% duty cycle that is
phase shifted by 90 degrees applied to port clk_sys.

Example 7–6. 100MHz Shifted by 90 Degrees Clock Creation
create_clock -period 10 -waveform { 2.5 7.5 } [get_ports clk_sys]

望,各位指导一下
发表于 2012-7-4 19:18:16 | 显示全部楼层
某些时候有意义的.
比如DDR时钟移相,DLL之类的应用
发表于 2012-7-4 23:45:34 | 显示全部楼层
做数据对齐,数据同步。。。
发表于 2012-7-5 09:12:07 | 显示全部楼层
相移是为了产生另一个具有延时信息的时钟吧
这样方便在这个时钟的edge 进行数据采样
发表于 2012-7-7 12:13:25 | 显示全部楼层
如果有存在相位关系的两路输入时钟,在时序约束中就可以设成-waveform { 0 5 }和-waveform { 2.5 7.5 },这是这段话的本意。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-27 21:19 , Processed in 0.024620 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表