在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2293|回复: 2

[求助] 请教LVDS稳定问题

[复制链接]
发表于 2012-6-15 11:18:24 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
芯片是两片XC6SLX75T,有18对LVDS,有随路时钟,工作在600MHz;第一块FPGA上有2篇DDR3,第二块FPGA有4片DDR3,工作在800MHz。
LVDS在第十层,上下都是地层,线等长,工做了4块样板。FPGA1内部无端接,FPGA2内部端接。现在的现象如下:
有一块板子是全好的,整个板子都工作正常,可以正常使用。
有两块板子在FPGA1中下载完全的程序(包含DDR3操作),在FPGA2下载完全的程序(包含DDR3操作)不能正常工作,FPGA2上下载一个LVDS接收的测试代码,可以接收到数据,能恢复时钟。
还有一块板子只能在FPGA1和FPGA2上下载LVDS的收发测试代码(不包含DDR3操作)。

想请给一个测试方法,或者帮分析下问题。
发表于 2012-6-15 18:21:10 | 显示全部楼层
工作频率高得让人心惊啊,我以前用V5的片子跑过300M时钟,DDR格式数据,相当于600M,
你可以先试着降频下,看是否工作正常,是否是建立保持时间不易满足的问题,还有可能就是多BIT数据之间对齐问题,可将调试程序改成单BIT时,就是看一根信号上发的数据变化是否满足要求,而不依赖于其它数据。
建设时钟相位设成可调式,通过软件控制调节不同相位试试结果,找到合适的窗口。
1个600M,1个800M,跨时钟域的问题也考虑下。
发表于 2012-6-18 22:06:46 | 显示全部楼层
确实 频率比较高
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 02:38 , Processed in 0.016826 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表