在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2861|回复: 4

[讨论] DC综合时模块的约束条件是怎么确定的?

[复制链接]
发表于 2012-5-7 11:31:58 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如果我只是做FFT中的一个乘法器模块,那输入的驱动,输出的负载,以及输入输出的Delay的值怎么确定呢?
发表于 2012-5-7 11:45:21 | 显示全部楼层
输入级根据前一级的输出能力确定
输出级根据后一级的输入要求确定
整个模块的延迟根据前一级和后一级的时序要求确定
这些都是相应的接口定义,跟相关的人员确认下就好,最好能有个文挡说明,也方便以后DEBUG或者追究责任
 楼主| 发表于 2012-5-7 16:00:58 | 显示全部楼层
回复 2# jun_dahai


    这个我知道啊,如果其他的部分还没有做,只是先做一个乘法器进行综合的情况下,其他跟乘法器相连的模块的输入和输出之类的也不确定啊。我是想是不是会有一个比较保守一点的估计方法呢?
发表于 2012-5-7 17:15:53 | 显示全部楼层
DC WORKSHOP有介绍,可以参考下
 楼主| 发表于 2012-5-8 10:18:07 | 显示全部楼层
回复 4# jun_dahai


   好的,谢谢啊!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-31 01:33 , Processed in 0.018476 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表