在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2507|回复: 7

[求助] SMIC I/O问题请教

[复制链接]
发表于 2012-4-28 09:20:40 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
大家好!

我使用了smic 0.13um工艺,但是它的I/O只能使用免费的standard I/O。看了一下,这些standard I/O的电路就像是综合出来的一样,而且pin都是全局变量,电路也没有加model,这样的I/O怎么仿真和做LVS啊?

多谢了!
发表于 2012-4-28 10:11:12 | 显示全部楼层
数字库里面的I/O 有版图(GDS),和模型(Verilog),仿真用模型
 楼主| 发表于 2012-4-28 10:24:08 | 显示全部楼层
回复 2# wl1314

如果我做的是模拟电路呢?就是说我仿真时用的是spectre,而不是数字仿真工具NCverilog什么的。

我的电路都是schematic ,而不是verilog代码。
发表于 2012-4-28 12:05:55 | 显示全部楼层
利用AMS
发表于 2012-4-28 14:49:35 | 显示全部楼层
standard I/O 库里有gds,verilog,netlist
可以用netlist啊
 楼主| 发表于 2012-5-8 14:26:36 | 显示全部楼层
回复 5# longqingshan

我看见这个netlist了,是以.sp结尾的。怎么转换成schmatic和symbol呢?

我想一个一个的调用,还要进行单个仿真。
发表于 2012-8-2 11:34:29 | 显示全部楼层
模拟IO更简单了,一般只有几个器件,你就按照他的netlist把电路搭出来不就行了吗?
发表于 2012-8-2 12:12:03 | 显示全部楼层
DDDDDDDD
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 16:28 , Processed in 0.032259 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表