在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1838|回复: 0

[讨论] 求解costas环中的数字鉴频器部分

[复制链接]
发表于 2012-4-27 18:07:23 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
目前在做一个costas环的FPGA实现,这个在通信中是载波同步的常用元件。除了环路滤波器的参数设置以外,参考资料上关于数字鉴频器(PD)部分的介绍非常简单,从我看资料的感觉数字鉴频器就是得到相位偏差的算法。而环路滤波器就是通过偏差的相位得到DDS的频率调整参数。不知道对也不对!
由于载频不同步,我的理解是相位偏差θ在跟踪的过程是在变化的,有篇文献说是用同相支路的符号位作为过零检测脉冲,并与正交支路进行异或运算即可。不是太懂这个表述!
我的问题是:
1、数字鉴频器到底是做什么用的?
2、不同步的情况下,相位偏差θ因为时间的函数,这个理解正确么?还是说,在一定的时间内,相位偏差θ的变化很小,只要及时取值,通过Q/I的运算即可求的θ的正切值,然后通过反正切函数得到θ?
3、如果是这样的话,Q/I是取某段时间的值计算还是取某点的值计算?谢谢!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 20:24 , Processed in 0.028432 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表