在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: lucien_1986

[原创] 如何简化V6 DDR3控制器的使用

[复制链接]
发表于 2012-4-4 15:56:31 | 显示全部楼层
多谢楼主分享,学习一下
发表于 2012-7-24 13:06:17 | 显示全部楼层
真是不错的讨论,很受益。
发表于 2014-8-12 11:21:08 | 显示全部楼层
学习学习
发表于 2014-10-23 23:52:45 | 显示全部楼层
请教楼上高人,你们是啥专业啊?为啥还要把核研究的那么清楚。
发表于 2015-1-12 21:38:53 | 显示全部楼层
回复 4# lucien_1986


   我最近在做DDR3的设计,用的是ISE14.6的MIG 编译成功 下载到板子上以后phy_init_done信号一直不能拉高。用ILA观测,发现用户接口的读写信号app_wr_en 等所有信号都为0,,这可能是什么原因造成的呢,请教一下
发表于 2015-4-14 19:11:31 | 显示全部楼层
看完帖子,收获很大啊
发表于 2015-5-4 16:18:28 | 显示全部楼层
讲的很深入!!!
发表于 2015-9-25 16:03:46 | 显示全部楼层
ISE可以生产DDR2控制器和DDR2模型以及仿真文件(读写地址和读写数据的产生),目前想通过app_*信号自己给输入,可是phy_init_done信号一直不拉高,即DDR2初始化不成功,用户无法进行读写数据和地址的输入。但是同样的模型和控制器,在ISE自己生成的测试文件下就能正确初始化和读写。phy_init_done信号是如何产生的?需要用户给什么输入信号吗?
发表于 2016-3-4 17:06:03 | 显示全部楼层
谢谢分享
发表于 2016-3-7 21:03:19 | 显示全部楼层
看不懂呢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-18 07:42 , Processed in 0.020663 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表