在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: fumes

[求助] 如何降低LOD效应?

[复制链接]
发表于 2012-5-14 08:40:56 | 显示全部楼层
学习了
发表于 2012-8-24 11:21:36 | 显示全部楼层
回复 8# overtakehn


    赞一个!
发表于 2012-8-24 11:42:03 | 显示全部楼层
回复 1# fumes


    请教下楼主,您在做什么电路的时候考虑到LOD和WPE效应啊?
    以前在做high speed sampler的时候关注过,在版图上使用简单的版图匹配,比如共中心布局,在对比后仿和前仿结果上,发现这个效应其实对电路性能影响不大。
 楼主| 发表于 2012-8-24 15:11:59 | 显示全部楼层
回复 13# wuzl423


    当然是在深亚微米工艺,LOD效应明显的情况下,匹配要求较高的时候需要考虑呀
发表于 2013-5-21 21:55:31 | 显示全部楼层
我算是明白了,今天开会讨论lod我都是濛的
发表于 2013-10-12 17:47:20 | 显示全部楼层
学习了
发表于 2014-7-14 20:29:51 | 显示全部楼层
解释的很精到
发表于 2014-8-7 17:29:00 | 显示全部楼层
very good.
发表于 2014-8-7 19:43:28 | 显示全部楼层
又涨姿势了……学习了!
发表于 2014-8-8 08:51:56 | 显示全部楼层
回复 3# California


   这位仁兄和我想得一模一样,但比我表达得清楚。    多说一句,LOD是STI工艺特有的,Locos没有的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-14 01:42 , Processed in 0.024848 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表