在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: cxl666

IC6151破解版32/64bit

[复制链接]
发表于 2018-9-13 11:35:22 | 显示全部楼层
在每个阶段,传入的数据与2n1一起传播

•从管道节点延迟到节点。
发表于 2018-9-13 11:36:59 | 显示全部楼层
在第一阶段
(8_lags_correlator),8个SOP单元并行计算
同时对每个滞后的自相关函数。
发表于 2018-9-13 11:38:10 | 显示全部楼层

休息阶段,每个阶段4个SOP单位使用4个滞后。
发表于 2018-9-13 11:39:10 | 显示全部楼层

并行DSP结构可以通过使用进一步优化
桶形移位器DSP结构减少了DSP的数量,
存储器和其他逻辑资源,稍后将对其进行描述。
发表于 2018-9-13 11:40:27 | 显示全部楼层
输入到第一级的串行数据是5位宽
10 us时钟周期率。
发表于 2018-9-13 11:41:41 | 显示全部楼层
数据分为“D <L odd”
当传递到下一阶段时,“D <L even”,即2
流水线输入数据的相邻数字(奇数和偶数)
发表于 2018-9-13 12:23:27 | 显示全部楼层
“D <L odd”和“D <L even”总结如下
阶段和馈送到该阶段的管道内衬8个寄存器。
发表于 2018-9-13 12:26:01 | 显示全部楼层
在这项工作中,我们已经证明了256-
基于Virtex 6的通道(元件)相关器阵列设计
用于X射线光子相关光谱的FPGA
动态光散射探测纳米级结构,
这里的通道意味着一个相关器元素可以
提供36滞后的自动关联功能。
发表于 2018-9-13 12:28:31 | 显示全部楼层
动态光散射探测纳米级结构,
这里的通道意味着一个相关器元素可以
提供36滞后的自动关联功能。
发表于 2018-9-13 12:30:13 | 显示全部楼层
这个设计是
与64x64像素组成的设计相结合
硅探测器阵列和定制的3D集成电路
垂直集成像素成像芯片(VIPIC)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-18 11:39 , Processed in 0.020935 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表