在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4598|回复: 5

[求助] pcie的ip核modelsim仿真出问题

[复制链接]
发表于 2011-11-26 17:24:37 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
用ISE13.2生成IP核Virtex5  endpoint block plus for PCIE,打算对此IP核进行前仿真,使用IP核自身生成的testbench,此testbench文件中用到文件包含处理`include "board_common.v",但是在ISE环境下使用modelsim进行行为级仿真,出现问题** Error: ../endpoint_blk_plus_v1_15/simulation/dsport/pci_exp_usrapp_tx.v(57): Cannot open `include file "D:/softwaresetup/modelsim/ovm-2.1.1/../verilog_src/ovm-2.1.1/src/board_common.v". 请问下这个问题要如何解决,board_common.v与testbench的路径一样。
发表于 2011-11-26 18:17:05 | 显示全部楼层
生成的core ,带着个simulate 的目录里面有各种脚本,你如果用modelsim,就用 simulate_mti.do
肯定不会有问题。这个核分配一下 时钟,复位,与rx tx就能用,只要你硬件没有问题。
另外,xilinx 官方提供了 两个xapp 自己去参考参考
 楼主| 发表于 2011-11-27 17:05:46 | 显示全部楼层
回复 2# 670谢谢,可以直接运行simulate_smi.do来仿真, 但始终还没搞明白为什么在ISE环境下不能调用include文件包含处理
发表于 2012-8-21 09:36:11 | 显示全部楼层
把路径改成完全路径就可以了
发表于 2014-4-13 02:19:30 | 显示全部楼层
凡是用到include出错的地方,你就把那个文件打开,然后复制里边的内容到引用这个文件的地方
发表于 2018-12-18 15:59:52 | 显示全部楼层
学习中。。。。。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-4-18 23:38 , Processed in 0.058018 second(s), 11 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表