用ISE13.2生成IP核Virtex5 endpoint block plus for PCIE,打算对此IP核进行前仿真,使用IP核自身生成的testbench,此testbench文件中用到文件包含处理`include "board_common.v",但是在ISE环境下使用modelsim进行行为级仿真,出现问题** Error: ../endpoint_blk_plus_v1_15/simulation/dsport/pci_exp_usrapp_tx.v(57): Cannot open `include file "D:/softwaresetup/modelsim/ovm-2.1.1/../verilog_src/ovm-2.1.1/src/board_common.v". 请问下这个问题要如何解决,board_common.v与testbench的路径一样。