在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 37939|回复: 25

[求助] 请问下关于DDR-phy的问题

[复制链接]
发表于 2011-11-16 14:34:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
小弟最近对DDR-phy感兴趣,有些疑问问下大家。
1.DDR-phy指的是芯片存储器的高速接口物理层,ddr 包括controller 和phy,其中phy中包括高速接口,
SSTL接口标准 跟DFI规范是两个不同的标准吗?还有phy的主要结构就是高速接口吗?
(SSTL电路接口标准是JEDEC(电子工程设计发展联合会)所制定的标准。JEDEC制定了多个SSTL数据传输和接口技术标准来满足集成电路对高性能的追求。)
(DFI规范的目标是定义存储控制器逻辑和PHY接口之间的一种通用接口。对该标准作出贡献的半导体组织、IP和EDA公司包括ARM、英特尔、Rambus、三星电子和Synopsys。)
2.DDR-phy的组成部分包括data slice 跟cmd lane 请问data slice跟cmd lane分别是什么?
3.DDR3-phy用于Flipchip封装中,其中PLL上是不是尽量不要放signal的BUMP,可以放PG?
4.在做DDR-phy物理设计的时候,需要注意些什么问题呢?

哪位有DDR-phy或者DDR相关的资料 能不能给小弟发一下
我的邮箱是hongzhiliao@hotmail.com 非常感谢。

谢谢icfb版主的先前的解答。
 楼主| 发表于 2011-11-16 15:23:24 | 显示全部楼层
3.DDR3-phy用于Flipchip封装中,其中PLL上是不是尽量不要放signal的BUMP,可以放PG的bump?
4.在做DDR-phy物理设计的时候,需要注意些什么问题呢?比如dataslice跟cmd lane的位置;PLL的位置等
发表于 2011-11-16 23:08:56 | 显示全部楼层
应该是这样吧, PLL上面的干扰要越小越好,

DDR的timing比较麻烦,  sdc 要仔细写,

你可以看看相关的一些文字, 有几篇很经典的
发表于 2011-11-28 10:58:02 | 显示全部楼层
小弟最近对DDR-phy感兴趣,有些疑问问下大家。
1.DDR-phy指的是芯片存储器的高速接口物理层,ddr 包括controller 和phy,其中phy中包括高速接口,
SSTL接口标准 跟DFI规范是两个不同的标准吗?还有phy的主要结构就是高速接口吗?
(SSTL电路接口标准是JEDEC(电子工程设计发展联合会)所制定的标准。JEDEC制定了多个SSTL数据传输和接口技术标准来满足集成电路对高性能的追求。)
(DFI规范的目标是定义存储控制器逻辑和PHY接口之间的一种通用接口。对该标准作出贡献的半导体组织、IP和EDA公司包括ARM、英特尔、Rambus、三星电子和Synopsys。)
An: 你括号里面说的很清楚,DFI是定义chip内部PHY与逻辑相关的接口。而SSTL是chip的边界的DDR PAD的接口,电平啥的。
2.DDR-phy的组成部分包括data slice 跟cmd lane 请问data slice跟cmd lane分别是什么?
An: slice应该是一个hard macro,为了timing做了优化的,cmd lane应该是个soft macro吧。
3.DDR3-phy用于Flipchip封装中,其中PLL上是不是尽量不要放signal的BUMP,可以放PG?
An: not clear.
4.在做DDR-phy物理设计的时候,需要注意些什么问题呢?
An: not clear.
 楼主| 发表于 2011-11-28 13:31:29 | 显示全部楼层
回复 4# bigqubian


    谢谢解答~~~~~
发表于 2012-3-27 15:46:32 | 显示全部楼层
2.DDR-phy的组成部分包括data slice 跟cmd lane 请问data slice跟cmd lane分别是什么?
An: slice应该是一个hard macro,为了timing做了优化的,cmd lane 一般是DDR SDRAM的控制信号,时钟,地址(CK/CKb,CSN,RASN,CASN,WEN,ODT, BA,A等),data lane指数据部分(X8/X16...DQ, DQS/DQSN,DM等)。它们分开做成不同的slice比较方便。
3.DDR3-phy用于Flipchip封装中,其中PLL上是不是尽量不要放signal的BUMP,可以放PG?
An: PLL 上放置PG一般没有问题,你最好将PLL PG直接连到上面的BUPM,而不是core VDD/VSS网格
4.在做DDR-phy物理设计的时候,需要注意些什么问题呢?
An: 同一slice内同种信号path的匹配。
发表于 2012-4-12 16:20:11 | 显示全部楼层
学习了,也一直没搞懂
发表于 2012-4-12 17:48:17 | 显示全部楼层
发表于 2014-12-2 14:06:57 | 显示全部楼层
学习了。
发表于 2014-12-2 15:05:58 | 显示全部楼层
回复 8# chris_li


    DLL是内部产生时钟的。内部产生的时钟可以较少外部干扰,精度可控。
    同时,由于时序问题,可能会让每组信号单独使用一个DLL或者靠近的几组共享一个DLL减少面积。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 01:08 , Processed in 0.055398 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表