在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 17091|回复: 12

[求助] 随路时钟如何构建?

[复制链接]
发表于 2011-10-27 22:07:12 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
设计里面有几个随路时钟,请问大侠们,遇到随路时钟应该如何构建啊?

问过同事,他说在Astro里面设置sync pin就可以实现。但是我现在用encounter实现,是不是leafpin来as sync pin呢?

请大侠指点!
发表于 2011-10-27 23:18:55 | 显示全部楼层
啥叫 随路时钟,  icc的 stop pin( sync pin in Astro) 就是 edi的 Leaf Pin
 楼主| 发表于 2011-10-27 23:52:38 | 显示全部楼层
随路时钟就是在A芯片内部的一个clock 做一堆的dff的时钟 ,同时这个clock通过pad 到外面B芯片里面了。
做B芯片的clock,B芯片反馈一些数据再回到A芯片。这些返回的A芯片的数据同时还是在用这个clock来check。

大致是这样!等问的再详细些就再更新!
发表于 2011-10-28 08:33:48 | 显示全部楼层
做随路时钟首先还是定义好output delay的timing window, 确定不会太over-constraint;

其次是把output ref clock和相对应的output data register单独拉出来做时钟树,并估计好ref clock的latency补偿;

再次是对齐所有output data register到output port之间的timing path;

最终目标就是让ref clock edge刚好落在output delay控制的min-max timing window,我平时遇到的情况就是这样, 不知道是不是LZ碰到的问题。
 楼主| 发表于 2011-10-28 22:36:31 | 显示全部楼层
感谢5楼回复!
我明白你说的意思,但是感觉很麻烦的方法。同事用Astro实现,听起来很简单。
我用encounter实现,暂时还没有找到合适的方法。
发表于 2011-10-31 08:52:04 | 显示全部楼层
hawkz说的方法可行

这种情况比较保险的解决方法是用PLL的de-skew功能,这样可以大大减少AB两个芯片之间信号时钟连线的不确定性。
如果不想用PLL的话,尽量用时钟的下降沿来采集数据(的中间位置)
发表于 2011-10-31 13:55:02 | 显示全部楼层
我不太熟悉Astro,不过还是觉得随路时钟是很难仅仅依靠Tool的一个设置就能搞定的。

陈老大的解决方法是治本的,用DLL或PLL从根本上解决Reference clock的相移问题,这样后端修起来就有把握多了。不过有很多小项目都不舍得花这个代价,所以就只能靠小技巧来解决。
 楼主| 发表于 2011-10-31 22:00:23 | 显示全部楼层
感谢各位回复!
按照各位的提示今天也试了几个方法,但是都没有很好的效果。
Hawkz说的对,看来靠简单的设置是不能解决的;准备试一下你说的方法。
 楼主| 发表于 2011-11-3 21:51:54 | 显示全部楼层
这个随路的时钟解决了。方法是将这个要出去的时钟从source端到PAD端做的尽量短;然后将这个source端开始到dff的支路时钟按照setup slack的值推后一些,这里我接近推了4.5ns 。这样就可以通过timing分析了。
当然随路时钟有不同,具体情况要具体分析!
发表于 2011-11-4 09:18:03 | 显示全部楼层
也就是用useful skew来调整  clock latency吧, 这样的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-24 19:46 , Processed in 0.023159 second(s), 9 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表