在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 15928|回复: 11

请教PLL中的loop filter的仿真问题?

[复制链接]
发表于 2006-11-12 14:13:07 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
问个弱弱的问题,用cadence怎么仿真PLL中loop filter的增益和相位裕度? 交流信号加在哪里呢?是加在PLL的PFD的输入端?

多谢了!
发表于 2006-11-13 09:30:04 | 显示全部楼层

回复 #1 gavin168 的帖子

你可以用matlab的bode命令看他的增益和相位裕度.也可以用ADS的ACA分析来看,我用的是eldo的AC分析来看的.AC源有两中,电压型和电流型.看你的滤波器的类型了.我是做pll的.有机会可以交流下.
回复 支持 反对

使用道具 举报

发表于 2006-11-13 11:11:23 | 显示全部楼层
好像仿这个的时候用verilogA编个频域模型,然后将滤波器放进去,用spectre的AC就可以了吧。
回复 支持 反对

使用道具 举报

 楼主| 发表于 2006-11-13 13:40:48 | 显示全部楼层
ahuic ,

因为我刚刚学PLL,以前只用cadence 、hspice访analog的,其他工具还不知道呢,希望ahuic多多指教啊!genwwang@163.com,希望多多指导!
回复 支持 反对

使用道具 举报

发表于 2006-11-14 13:49:28 | 显示全部楼层

回复 #4 gavin168 的帖子

其实工具只是手段啊.不能代替计算的.我也在研究好多东西也不太清楚,互相学习吧.我用过MENTOR 的eldo工具,candence没有接触过.琐相环的整体仿真还是比较困难的,非常的漫,我也没有真正的做过.目前在做divider这块.
回复 支持 反对

使用道具 举报

发表于 2006-11-14 14:18:08 | 显示全部楼层
好好学习哈!!
回复 支持 反对

使用道具 举报

发表于 2008-3-7 12:20:19 | 显示全部楼层

个人意见

首先  仿真环路滤波器(LPF)的带宽和相位裕度是没有用的(况且手算足矣)
因为决定pll闭环动态性能和稳定性的是闭环带宽 这与LPF带宽完全两个概念 环路带宽一般用于频率无关的环路增益表示(与LPF,电荷泵,VCO增益都有关)而且环路的相位裕度也完全可以手算(用线性是不变模型,当阶数高时稍复杂)当嫌手算麻烦时 用MATLAB的LTI工具很方便的
其次 以上分析都基于环路带宽远小于输入参考频率的情况。当PFD的采样特性不能忽略时 要用差分方程描述环路并转为Z变换求增益的稳定边界,而不能只关注线性模型的相位裕度
回复 支持 1 反对 0

使用道具 举报

发表于 2008-6-5 11:47:44 | 显示全部楼层
verygood
回复 支持 反对

使用道具 举报

发表于 2017-12-20 17:36:10 | 显示全部楼层
学习下
回复 支持 反对

使用道具 举报

发表于 2019-2-22 16:54:13 | 显示全部楼层
学习下
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-12 05:29 , Processed in 0.020877 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表