在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3864|回复: 7

[讨论] 如何设置synplify的优化

[复制链接]
发表于 2011-8-28 21:16:45 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
FPGA中有些信号的确不是设计的输出,但是需要用来触发chipscope或者便于观察。synplify常把这些信号优化掉,添加keep,preserve,noprune,等等,或者拉到输出口都被优化。大家都是怎么弄的
发表于 2011-8-29 10:37:54 | 显示全部楼层
我用的比较笨的方便,把这些信号做一个逻辑,再的把这个逻辑引到CPU的访问寄存器里。
 楼主| 发表于 2011-8-30 00:16:46 | 显示全部楼层
有没有更简单的方法呢
发表于 2011-8-30 12:30:00 | 显示全部楼层
你可以添加一个属性,在sdc里边,把优化设置为0 或者false就可以了
 楼主| 发表于 2011-8-31 22:59:00 | 显示全部楼层
能具体一些吧,是约束regerist吗?总觉得snpylify很强大,但是感觉用的不好,有没有具体的文档?学习一下
 楼主| 发表于 2011-9-1 22:56:20 | 显示全部楼层
回复 4# dlb05061131


    能具体一些吧,是约束regerist吗?总觉得snpylify很强大,但是感觉用的不好,有没有具体的文档?学习一下
谢谢
发表于 2011-9-1 23:00:00 | 显示全部楼层
user guide and reference,search the root
发表于 2011-10-20 13:39:44 | 显示全部楼层
不是设计的输出,但只是是设计里面用了,拉到输出端口,应该不会被优化掉得,如果被优化掉,说明设计有问题;
要观察设计内部的一些信号,有几个办法:
1 用identify工具,这个工具类似于chipscope,但比chipscope好用多了
2 如果不想优化掉,用keep语句,比如某个DFF,可以在这个信号后加综合语句,比如:reg qout /* keep=1 */;
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-16 03:21 , Processed in 0.023606 second(s), 9 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表