在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2733|回复: 1

[求助] Verilog 编程和ISE EDK的仿真使用

[复制链接]
发表于 2011-8-14 21:40:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
问题1:如何用verilog语言优化如下表达式
           A0 <= B0+ 8*X + 28*S;
           A1<= B1+ 8*X + 36*S;
           A2 <= B2+ 8*X + 44*S;
          A3 <= B+3 8*X + 52*S;
          A4 <= B+ 8*X + 60*S;
          A5 <= B5+ 8*X + 68*S;
   由于我的速度可能要跑400MHz或200MHz,我想优化一下这代码;(这种乘法代码中用的很多)
问题2:
         我使用的是ISE 10.1工具,想用Modelsim仿真EDK里面的数据,现在我做了以下操作
  •      把EDK的库导入Modelsim,这确定已经导进去了;
  •      编写C语言 XGpio_mSetDataDirection(XPAR_LEDS_BASEADDR, 1 , 0);
           XGpio_mSetDataReg(XPAR_LEDS_BASEADDR, 1, 0x1);

      仿真出来的LED一直为0,请问我从哪里操作错误?请高人指点一下,谢谢了!
发表于 2013-5-16 14:25:25 | 显示全部楼层
请问怎样用modelsim仿真edk啊?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 18:54 , Processed in 0.019558 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表