在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: yifan225

请问一般对于复位信号rst用高电平或低电平有效的原因?

[复制链接]
发表于 2005-10-17 10:16:40 | 显示全部楼层

请问一般对于复位信号rst用高电平或低电平有效的原因?

如果是高电平有效,那么平时就处于低电平
因为低电平很容易受到噪声的影响而产生较大的毛刺,
如果ff是异步复位,这时可能会使ff产生复位的误动作
头像被屏蔽
发表于 2006-12-9 16:44:21 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
发表于 2010-11-14 13:27:00 | 显示全部楼层
学习了~~~~
发表于 2010-11-15 10:23:03 | 显示全部楼层
学习了,顶一下!
发表于 2010-11-16 10:51:04 | 显示全部楼层
学习了~~~~
发表于 2010-11-18 12:42:46 | 显示全部楼层
好好学习天天向上
发表于 2010-11-20 01:30:12 | 显示全部楼层
电路里面无论高低电平,都应该有毛刺存在的,尤其受到外界干扰时。
无论高电平还是低电平复位都要考虑毛刺滤除的。
其实现在很多芯片逻辑是低电平复位,而PLL复位时高电平,因此两者都存在。
复位需要注意的同步到各个逻辑的时钟域,方便recover/remove检查。
发表于 2010-11-20 15:50:35 | 显示全部楼层
高低电平复位,早期是对功耗影响不同的,但是现在芯片多采用CMOS工艺,不存在功耗区别了,所以,高电平还是低电平复位,取决于系统设计
发表于 2010-11-22 16:24:21 | 显示全部楼层
学习了
发表于 2011-11-7 20:54:50 | 显示全部楼层
学习学习
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-4-26 09:41 , Processed in 0.028484 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表