在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2658|回复: 8

[讨论] FPGA在某一频率点附近,输出不正常!

[复制链接]
发表于 2011-7-19 11:46:01 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
FPGA在某一频率点附近,输出不正常!都是时序电路,没有什么组合逻辑,照理应该在最高频率处,输出不正常,但是现在我遇到的是在中间某一个频率附近输出不正常。如果将这个输出添加到Signal Tap II,则输出正常!感觉不好分析问题出在什么地方!
 楼主| 发表于 2011-7-19 15:39:19 | 显示全部楼层
最奇怪就是加了Signal Tap II反而正常了,照理说加了Signal Tap II,它的扇出变大了啊!
发表于 2011-7-19 20:54:40 | 显示全部楼层
看看是不是你的那个信号被软件优化掉了,最好是仔细看看软件编译布局布线的报告,看看有没有被优化掉。
发表于 2011-7-20 09:06:56 | 显示全部楼层
这种情况据说一般都是时序的问题,lz还是分析分析时序报告吧,good luck
 楼主| 发表于 2011-7-20 09:40:05 | 显示全部楼层
上面两位说的我都想到了,看了它的RTL,信号肯定没被优化掉,时序分析显示的最大频率,大于我这个不正常的频率点,而且我在更大频率处都能工作正常!
发表于 2011-7-20 16:34:48 | 显示全部楼层
分别看看setup 和 hold是否满足
 楼主| 发表于 2011-7-20 17:32:05 | 显示全部楼层
setup,hold都满足,所以才不知道怎么分析了!
 楼主| 发表于 2013-1-16 14:55:41 | 显示全部楼层
这是个很有意义的问题,把它顶上来!
现在怀疑是不是输入信号受到干扰造成的,还有一个现象,如果我用示波器探头点在上面,电路就正常工作了!
还请熟悉硬件的同学分析、分析!
发表于 2013-1-16 15:18:09 | 显示全部楼层
感觉很奇怪,难道是板级问题?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-13 00:45 , Processed in 0.026194 second(s), 10 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表